2025年12月4日
星期四
|
欢迎来到三亚市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
刘建
作品数:
3
被引量:18
H指数:3
供职机构:
中国地质大学机械与电子信息学院
更多>>
发文基金:
国家自然科学基金
湖北省自然科学基金
更多>>
相关领域:
电子电信
更多>>
合作作者
姚亚峰
中国地质大学机械与电子信息学院
霍兴华
中国地质大学机械与电子信息学院
贾茜茜
中国地质大学机械与电子信息学院
杨敏
中国地质大学机械与电子信息学院
吴让仲
中国地质大学机械与电子信息学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
2篇
电子电信
主题
1篇
电路
1篇
阵列
1篇
数字锁相
1篇
数字锁相环
1篇
锁相
1篇
锁相环
1篇
全数字
1篇
全数字锁相环
1篇
接口协议
1篇
可编程逻辑
1篇
可编程逻辑门...
1篇
编码器
1篇
编码器设计
1篇
TDC
1篇
查找表
机构
2篇
中国地质大学
作者
2篇
姚亚峰
2篇
霍兴华
2篇
刘建
1篇
贾茜茜
传媒
1篇
湖南大学学报...
1篇
电子器件
年份
1篇
2017
1篇
2015
共
3
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
JESD204B接口协议中的8B10B编码器设计
被引量:8
2015年
基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工作频率342 m Hz,相较于传统方法具有一定的改进且完全符合JESD204B协议规范。可应用于基于JESD204B接口协议的高速串行接口的设计中。
霍兴华
姚亚峰
贾茜茜
刘建
关键词:
查找表
一种结合高精度TDC的快速全数字锁相环
被引量:7
2017年
针对传统全数字锁相环锁相周期长、时间数字转换电路量化误差较大等问题,提出了一种在高分辨率时间数字转换器的基础上能够快速锁相的全数字锁相环.本设计提出的相调模块将量化的相位差还原成时间序列,并在状态机的控制下加入到重构信号中,从而能够在检测到相位差之后的最多两个输入参考时钟周期内使相位一次性对齐,锁相时间控制在0.72μs之内;设计的上升沿检测电路能够在重构与参考信号同频时,准确地检测两者上升沿是否同时到来并给出相应的使能信号,从而在锁相时关闭时间数字转换电路,大大降低了电路的功耗;优化了多时钟多相位的时间数字转换器粗量化的计算方法,提高了粗量化速度,增大了计数器位宽,扩大了测量范围,并且量化误差控制在0.25ns之内.最后完成了整体设计的RTL级建模及仿真,结果证明,该全数字锁相环具有锁相速度快、量化精度高、稳定性好、功耗低、输出频率便于调整等特点.
姚亚峰
孙金傲
霍兴华
刘建
关键词:
全数字锁相环
可编程逻辑门阵列
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张