您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 2篇会议论文
  • 1篇学位论文

领域

  • 5篇电子电信
  • 1篇电气工程

主题

  • 3篇电路
  • 2篇增益
  • 2篇自举
  • 2篇自举开关
  • 2篇AROUND
  • 2篇采样保持
  • 2篇采样保持电路
  • 2篇P-
  • 1篇电荷
  • 1篇电荷耦合
  • 1篇电荷耦合器
  • 1篇电荷耦合器件
  • 1篇电机
  • 1篇电机转速
  • 1篇电路设计
  • 1篇电压
  • 1篇电压变换
  • 1篇信号
  • 1篇信号处理
  • 1篇噪声

机构

  • 6篇华南理工大学

作者

  • 6篇朱建培
  • 5篇姚若河
  • 4篇张炜华
  • 3篇吴为敬
  • 1篇敬小成

传媒

  • 2篇第十四届全国...
  • 1篇物理实验
  • 1篇微电子学
  • 1篇中国集成电路

年份

  • 2篇2006
  • 4篇2005
6 条 记 录,以下是 1-6
排序方式:
基于DSP的电机转速测量实验被引量:2
2005年
结合DSP的理论学习,开发了电机转速测量的综合性、设计性实验.通过对定子线圈的电动势进行采集、频谱分析和计算,实现了对电机转速的无速度传感器直接测量.
姚若河吴为敬朱建培
关键词:电机转速测量数字信号处理
小像素CCD的关键技术进展
2005年
随着CCD像素的不断增加,像素的尺寸不断减小,使用新的方法来提高每个像素的电荷处理能力,进一步减小各种噪声是小像素CCD的主要技术方向。
姚若河张炜华朱建培敬小成吴纬国
关键词:像素CCD尺寸噪声电荷
Flip-around结构高速采样保持电路的设计
本文分析了Flip-around结构采样保持电路产生失真的原因,采用增加哑开关管的自举开关消除与输入有关的电荷注入和时钟馈通;采用增益增强技术提高运算放大器直流增益,并通过调整辅助运放的负载电容大小实现主运放建立时间特性...
朱建培姚若河张炜华吴为敬
关键词:数模转换采样保持电路设计
文献传递
开关电容可变增益放大器的设计研究
电荷耦合器件(Charge Coupled Devices,CCD)和CMOS图像传感器被广泛应用于各种成像系统中,作为这些图像处理电路模拟前端关键模块的开关电容可变增益放大器显得尤为重要。随着传感器象素的增加,电路的速...
朱建培
关键词:开关电容可变增益放大器积分非线性模拟前端电荷耦合器件自举开关
文献传递
一种新型的模拟占空比矫正电路
本文采用pullpush电荷泵代替频率电压变换电路,设计了一个工作在200MHZ的占空比矫正电路,HSPICE仿真结果表明其调整范围为30﹪-70﹪,占空比变化在1个ps以内.
张炜华姚若河朱建培
关键词:集成电路电压变换芯片设计
文献传递
Flip-around结构高速采样保持电路的设计被引量:3
2006年
分析了Flip-around结构采样保持电路产生失真的原因。采用增加哑开关管的自举开关,消除与输入有关的电荷注入和时钟馈通;采用增益增强技术,提高运算放大器的直流增益,并通过调整辅助运放的负载电容大小,实现主运放建立时间特性的优化。设计了一个Flip-around结构的高速采样保持电路;对电路各模块进行了功能仿真,给出了整个采样保持电路的仿真结果。
姚若河朱建培吴为敬张炜华
关键词:采样保持电路增益增强自举开关时钟馈通
共1页<1>
聚类工具0