张小兴 作品数:37 被引量:64 H指数:5 供职机构: 南开大学电子信息与光学工程学院 更多>> 发文基金: 天津市科技发展战略研究计划项目 国家科技支撑计划 天津市科技支撑计划 更多>> 相关领域: 电子电信 电气工程 自动化与计算机技术 更多>>
OFDM系统中流水线型FFT(IFFT)处理器设计 被引量:1 2009年 通过流水线结构和乒乓RAM相结合,改进了时域抽取的Radix-4算法,实现了一种适合于OFDM系统的高效流水线型FFT(IFFT)处理器的VLSI设计。在时钟频率125 MHz下,完成一次1024点16bit位长的复数FFT需时49.57μs。 钟会新 戴宇杰 张小兴 吕英杰关键词:快速傅里叶变换 蝶形运算 开关电容共模反馈电路建模与实现 被引量:1 2016年 针对共模反馈控制信号偏低的缺点,提出1种新的主电路尾电流源结构以提高共模反馈控制信号幅值.应用时域、频域分析方法对开关电容共模反馈电路进行理论分析和推导并建立等效时域模型.在功能验证中,采用BCD工艺,以开关电容采样保持电路为例建立实际电路模型并进行仿真测试.结果证明,共模反馈电路不仅使输出差模信号毛刺减小,主电路共模抑制比增加,而且使共模反馈响应速度快、抗扰动性强、鲁棒性好. 冯伟 戴宇杰 张小兴 吕英杰关键词:等效电路模型 HF RFID系统中整流器设计与分析 2014年 设计了几种基于CMOS工艺的高频RFID整流器,包括:桥式整流器,栅压交叉连接桥式整流器,NMOS-PMOS栅压交叉连接桥式整流器.分析了NMOS栅压交叉连接桥式整流器和PMOS栅压交叉连接桥式整流器的结构和特点.所设计的这两种电路具有负载驱动能力强,漏电流低,电路能量转换效率高等特性,并且随着输入功率的变化有着很好的电路稳定性.另外对一种改进型NMOS-PMOS栅压交叉连接桥式整流器电路进行了讨论,在一定的输入功率下这种电路具有很高的能量转换效率.给出了几种电路的仿真结果,并对仿真数据进行了比较. 程兆贤 张小兴 戴宇杰 吕英杰关键词:整流器 桥式整流器 一种串联电池组均衡电路的设计 被引量:1 2014年 分析现有串联电池组均衡系统的不足之处,提出一种新的低功耗、高能效的串联电池组均衡电路,该电路的电量检测和均衡控制部分均由集成电路实现.首先给出电路的整体构架和子模块电路,然后利用MATLAB对串联电池组进行均衡效果仿真.仿真结果表明该电路具有高精度、低功耗的特点. 李艳青 戴宇杰 张小兴 吕英杰 王彦浩关键词:串联电池组 均衡电路 电压检测 集成电路 用于降压型DC-DC转换器的死区时间控制电路 被引量:7 2009年 介绍了降压型DC—DC转换器的死区时间产生原理,给出一种死区时间控制电路。它通过采样电感中的电流,动态地调节死区延时,减小体二极管的导通时间,并且可抑制振铃现象的产生。在Cadence环境下对电路进行整体仿真。结果表明,在1MHz频率下,死区时间能够随负载电流的变化而改变;体二极管的导通时间减小到1.5~2.5ns,提高了系统的效率。 陈冠旭 戴宇杰 张小兴 吕英杰关键词:降压型DC/DC转换器 PWM 死区时间 电流采样 一种高压、低功耗、瞬态响应增强型CMOS线性稳压器(英文) 2010年 提出了一种用于电源管理系统的高电压、低功耗CMOS线性稳压器。通过使用所提出超级源极跟随器,位于功率管栅极的内部非主极点能够很容易地被推到单位增益带宽以外而不消耗大的静态电流,因此,有效减小了内部补偿电容;通过使用动态频率补偿技术,稳压器能在整个负载电流范围内稳定。提出的超级源极跟随器通过在功率管栅极处增加充电通道和放电通道改善了瞬态响应。该方法在降低功耗的同时,得到了快速且安全的上电瞬态响应和快速的负载变化瞬态响应.使用0.5μm高压n阱CMOS工艺,外接R_(ESR)为10 mΩ的0.47μF负载电容时,仿真发现,该稳压器表现出良好的稳定性和瞬态响应,而仅消耗10μA的静态电流. 王本川 戴宇杰 张小兴 吕英杰关键词:稳压器 LDO 瞬态响应 电荷泵锁相环系统相位噪声分析 被引量:5 2008年 阐述了基于无线通信领域中的锁相环的系统结构,并以电荷泵锁相环为例分析了锁相环中两类主要噪声对环路造成的影响,并推导了环路对噪声的线性过滤性能,基于推导的结果给出了减小环路噪声的几种解决方法. 毕胜兰 戴宇杰 张小兴 吕英杰关键词:电荷泵 锁相环 基于ZigBee接收机的2.4 GHz CMOS LNA的设计 被引量:2 2008年 采用 SMIC0.18μm RF-CMOS 工艺,设计了一种符合 IEEE802.15.4标准,应用于 ZigBee 射频接收机前端的2.4 GHz 低噪声放大器(LNA),详述了该优化电路结构的设计原理,并给出了仿真结果.仿真结果表明,该 LNA 在5mW 的较低功耗下,可实现较低的噪声系数(NF=2.9 dB),较大的增益(11.3 dB)和良好的非线性度(IIP3=1.75 dBm),完全满足 ZigBee 应用的要求. 丁冲 戴宇杰 张小兴 吕英杰关键词:低噪声放大器 ZIGBEE CMOS 一种自给基准参考电压的前置稳压器设计与研究 被引量:1 2016年 设计1种可实现自给基准参考电压的前置稳压器.提出1种新的电路结构,该电路结构由前置稳压电路和基准参考电压产生电路组成.前置稳压电路输出稳定电压为芯片其他模块提供稳定电压,基准参考电压产生电路输出与电源无关的基准参考电压,作为前置稳压电路的参考电压,通过反馈机制,实现稳定输出,从而为芯片在供电电压波动较大的情况下,提供稳定电压.采用BCD工艺模型对电路进行仿真,仿真结果证明此种稳压器的线性调整率为0.008%,负载电流由0上升至100 m A时,负载调整率是1.18%,当频率为10 k Hz时,电源纹波抑制比为-58 d B,频率为40 k Hz时,抑制比为-29.7 d B. 冯伟 戴宇杰 张小兴 吕英杰关键词:误差放大器 功率输出 SOC用400~800MHz锁相环IP的设计 被引量:6 2008年 设计了一个基于锁相环结构、可应用于SOC设计的时钟产生模块。电路输出频率在400~800MHz,使用SMIC0.18μm CMOS工艺进行流片。芯片核心模块工作电压为1.8V和3.3V。根据Hajimi关于VCO中抖动(jitter)的论述,为了降低输出抖动,采用一种全差动、满振幅结构的振荡器;同时,通过选取合适的偏置电流,实现对环路带宽的温度补偿。流片后测试结果为:输出频率范围400~800MHz,输入频率40~200MHz;在输出频率为800MHz时,功耗小于23mA,周期抖动峰峰值为62.5ps,均方根(rms)值为13.1ps,芯片面积0.6mm2。 樊勃 戴宇杰 张小兴 吕英杰关键词:时钟产生电路 锁相环 压控振荡器