胡正伟 作品数:69 被引量:203 H指数:8 供职机构: 华北电力大学 更多>> 发文基金: 国家自然科学基金 中央高校基本科研业务费专项资金 国家部委预研基金 更多>> 相关领域: 电子电信 电气工程 自动化与计算机技术 文化科学 更多>>
VelociTI结构浮点DSPs的流水线异常处理方法 2007年 在采用基于VelociTI结构浮点DSPs流水线模式设计具有自主知识产权的数字信号处理器中,为了正确有效地实现对流水线异常的控制,提出了一种该结构流水线发生异常时的处理方法。对引起流水线异常的情况进行了合理的分类,存储器阻塞、多执行包和多周期NOP指令采用通过控制流水线寄存器的时钟信号实现控制。采用控制指令的执行条件实现了中断引起的流水线队列中部分指令的废除。对提出的方法采用VHDL语言建模设计,仿真结果验证了其正确性。 胡正伟 仲顺安 陈禾关键词:数字信号处理器 基于BIST的编译码器IP核测试 2008年 介绍了用于IP核测试的内建自测试方法(BIST)和面向测试的IP核设计方法,指出基于IP核的系统芯片(SOC)的测试、验证以及相关性测试具有较大难度,传统的测试和验证方法均难以满足。以编译码器IP核为例,说明了基于BIST的编译码器IP核测试的基本实现原理和具体实现过程,通过加入测试外壳实现了对IP核的访问、隔离和控制,提高了IP核的可测性。 谢志远 杨兴 胡正伟关键词:可测性设计 内建自测试 一种低压电力线信道OFDM幅频特性采集系统实现方法 2025年 信道特征是影响电力线通信质量的关键因素,电力线信道特征的准确获取,需要现场采集实际的通信信号。为了实现电力线通信信号的现场采集与存储,文章提出了一种低压电力线信道正交频分复用(orthogonal frequency division multiplexing,OFDM)幅频特性采集系统实现方法。基于现场可编程门阵列(field-programmable gate array,FPGA)实现OFDM信号的产生,可以灵活设置时钟频率兼容不同的通信带宽;可以灵活选择可用子载波数量以及子载波的开启和关闭。发送定值OFDM信号,无需实现调制解调功能,降低了设计难度。采用模拟带通滤波器代替宽带数字滤波器,降低了FPGA逻辑资源的使用,节省了设计成本。耦合器在实现隔离50 Hz工频信号基本功能基础上,增加了保护电路。搭建了220 V低压电力线测试平台,验证了该方法的可行性。 胡正伟 王文彬 武凡浩 师嘉梓关键词:电力线通信 正交频分复用 幅频特性 信号采集 基于电力线通信的电缆智能诊断(一):含异常的高频信道传输模型 2025年 电力线通信与工频电能传输共享介质,二者有天然的紧密联系。作为高频通信信号载体的电力线,其物理属性的细微动态变化将显著影响宽带通信信号的传输特性。然而,含有复杂异常状况的电力线高频信道特性模型尚未明确阻碍了新型电缆状态逆向探测技术的发展。文章提出了电缆老化参数模型与电力线信道模型的融合建模方法,实现了对电缆在不同老化状态下的电力线信道传输特性的建模。从电缆绝缘老化的机理出发,分析了老化现象的产生及演进路径,继而构建混合树枝老化模型与热老化模型。将电缆老化参数模型与信道模型融合,建立能够体现老化与异常效应的电力线信道传输模型。本研究为深入理解电缆老化进程,如何微妙地重塑信道特性,以及如何在工程实践中使用相关理论进行电缆老化的精确预测和检测,提供了理论框架和实践指南。 梁栋 刘虎 王梓伦 雒美娟 张怡华 赵腾卓 何雨阳 宋凡 胡正伟关键词:电力线通信 热老化 异常检测 一种多功能阵列乘法器的设计方法 被引量:2 2007年 为了实现不同数制的乘法共享硬件资源,提出了一种可以实现基于IEEE754标准的64位双精度浮点与32位单精度浮点、32位整数和16位定点的多功能阵列乘法器的设计方法。采用超前进位加法和流水线技术实现乘法器性能的提高。设计了与TMS320C6701乘法指令兼容的乘法单元,仿真结果验证了设计方案的正确性。 胡正伟 仲顺安关键词:阵列乘法器 浮点 流水线 基于LDPC的改进G3-PLC物理层规范模型 被引量:4 2018年 为了提高电力线通信的可靠性,对G3-PLC物理层规范进行了改进,给出了一种基于LDPC编码/译码的G3-PLC模型。改进模型将G3-PLC物理层规范中的RS编码/译码功能模块分别替换为LDPC编码/译码功能模块。结合G3-PLC物理层规范,实现了面向该规范的LDPC编码与译码功能。在Simulink环境分别建立了G3-PLC物理层规范模型和改进的物理层规范模型,分析验证了所提改进模型的有效性。改进模型为LDPC应用于基于G3-PLC规范的系统设计提供了一定参考。 赵龙 胡正伟 谢志远关键词:电力线 信道编码 LDPC 10级流水线双精度浮点乘法器的设计 被引量:1 2007年 提出了一种基于IEEE754标准的双精度浮点乘法器的流水线设计方法.该方法面向32 bit数据通路的数字信号处理器,每个64 bit双精度浮点操作数划分为2个32 bit数据,采用32 bit×32 bit无符号阵列乘法器实现有效数的相乘,并通过控制部分积与其选择信号在流水线中的同步传递,用1个66 bit加法器实现了4个部分积的相加.采用提出的舍入方法完成了有效数的舍入.整个双精度浮点乘法器的设计分为10级流水线.硬件仿真验证了该方法的正确性和有效性. 胡正伟 仲顺安关键词:乘法器 流水线 基于改进Noise2Noise算法的电力线信号去噪 被引量:4 2023年 针对电力线信道噪声干扰大、噪声建模复杂、重建无噪信号样本困难等问题,提出了一种面向一维时间序列的Noise2Noise神经网络优化模型,并验证分析Noise2Noise算法抑制电力线噪声的可行性。首先,分析了Noise2Noise算法的原理,对该算法原理进行了理论推导。其次,通过选取合适的网络结构,改进网络输入输出,使神经网络适合处理实验数据,并采用正弦波数据进行网络测试与模型验证。然后,通过搭建正交频分复用(orthogonal frequency division multi-plexing,OFDM)调制模型,产生OFDM符号,并添加特定噪声,形成带噪样本。最后,基于改进的网络结构实现了对电力线接收信号的OFDM前导序列进行带噪样本测试,增强了Noise2Noise方法的可行性与有效性,具有较好的实用性。 胡正伟 王志红 畅瑞鑫 陈维寅 谢志远关键词:OFDM 神经网络 基于虚拟仪器的多通道DC传感器校验平台设计 被引量:4 2017年 为了提高DC传感器的校验效率,提出一种基于虚拟仪器的多通道DC传感器校验平台设计方案,并搭建了具体的校验平台。该校验平台由虚拟仪器控制及处理模块、多通道数据采集模块和RS 485总线通信模块三部分组成,具有多通道校验、数据处理和分析功能强大等特点。结合DC传感器的校验需求,进行了DC传感器的校验实验。实验结果表明,所设计的校验平台能准确有效地实现多路DC传感器的校验,提高了传感器校验的效率和自动化水平。 谢志远 韩思思 胡正伟 张晓 胡乐峰关键词:虚拟仪器 浮点数字信号处理器Data-RAM的RTL模型设计 被引量:1 2007年 提出了一种双精度浮点数字信号处理器Data-RAM的RTL模型设计方法.分析了Data-RAM的结构和访问机制,采用自顶向下的方法和VHDL语言,实现了Data-RAM的RTL模型设计并验证了其功能的正确性.该模型支持3地址独立进行数据存取,支持字节、半字、字的读写访问和双字的读访问.在访问地址不冲突的前提下,最大可以在同一时钟周期进行2次64 bit的读操作和1次32 bit读写操作.Data-RAM的RTL模型设计为门级和物理级的性能设计提供了参考. 胡正伟 仲顺安 陈禾关键词:数字信号处理器