您的位置: 专家智库 > >

文献类型

  • 3篇专利
  • 1篇期刊文章

领域

  • 1篇电子电信

主题

  • 2篇电路
  • 2篇电路结构
  • 2篇ADC
  • 2篇FPGA
  • 2篇参考电压
  • 2篇产生电路
  • 2篇充电
  • 2篇存储电荷
  • 1篇低电压差分信...
  • 1篇电平
  • 1篇多电平
  • 1篇信号
  • 1篇输出缓冲器
  • 1篇输出模块
  • 1篇数字量
  • 1篇屏幕
  • 1篇字量
  • 1篇模拟量
  • 1篇警报
  • 1篇缓冲器

机构

  • 4篇中国电子科技...

作者

  • 4篇张胜广
  • 3篇黄栋
  • 3篇徐玉婷
  • 1篇单悦尔
  • 1篇刘国柱
  • 1篇张艳飞
  • 1篇曹正州
  • 1篇耿扬

传媒

  • 1篇半导体技术

年份

  • 1篇2023
  • 1篇2020
  • 1篇2017
  • 1篇2016
4 条 记 录,以下是 1-4
排序方式:
一种用于高性能FPGA的多电平标准I/O电路被引量:2
2023年
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、大吞吐量的数据传输需求,设计了一种用于高性能FPGA的多电平标准I/O电路,输入信号范围为0~2.5 V,单个差分对I/O电路的最高数据传输速率为1.25 Gbit/s。在输入缓冲器中,通过互补自偏置的折叠式放大器和施密特触发器的设计,实现了对单端输入信号、半差分输入信号和全差分输入信号等多种电平标准的兼容。在输出缓冲器中,支持多种驱动电流的输出,并且可设置输出的翻转率,降低了同步开关输出可能引起的噪声。低电压差分信号驱动器采用了预加重电流技术,提高了信号的质量。该I/O电路同时集成了数控阻抗电路,可以实时地精确匹配传输线的阻抗特性,提高了信号的完整性。仿真和实测结果表明,该支持多电平标准的I/O电路能够为高性能FPGA提供灵活、可靠的高速数据传输功能。
曹正州张胜广单悦尔张艳飞刘国柱
应用于ADC的参考电压产生电路
本发明涉及一种应用于ADC的参考电压产生电路,其包括用于存储电荷并输出参考电压的电容C10以及用于对所述电容C10进行充电的电容充电电路,所述电容充电电路包括两个具有相同电路结构的充电支路,电容C10的两端同时与充电支路...
张胜广黄栋徐玉婷耿杨
文献传递
一种能够实时测量FPGA内部温度及电压的结构
本发明涉及一种能够实时测量FPGA内部温度及电压的结构,其包括:温度及电压输入选择模块,用于选择需要测量的温度及电压;模数转换模块ADC,用于把测量的模拟量转化为数字量;控制逻辑模块,用于控制通道模式、处理数字测量结果;...
黄栋徐玉婷张胜广耿扬
文献传递
应用于ADC的参考电压产生电路
本发明涉及一种应用于ADC的参考电压产生电路,其包括用于存储电荷并输出参考电压的电容C10以及用于对所述电容C10进行充电的电容充电电路,所述电容充电电路包括两个具有相同电路结构的充电支路,电容C10的两端同时与充电支路...
张胜广黄栋徐玉婷耿杨
文献传递
共1页<1>
聚类工具0