您的位置: 专家智库 > >

朱炯

作品数:6 被引量:6H指数:2
供职机构:合肥工业大学电子科学与应用物理学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 4篇电路
  • 2篇替换技术
  • 2篇违规
  • 2篇向量
  • 2篇向量控制
  • 2篇IVC
  • 2篇NBTI
  • 1篇多输入
  • 1篇与门
  • 1篇占空比
  • 1篇时延
  • 1篇随机性
  • 1篇权值
  • 1篇静态时序分析
  • 1篇抗老化
  • 1篇NBTI效应
  • 1篇TG
  • 1篇传输门
  • 1篇M

机构

  • 6篇合肥工业大学

作者

  • 6篇易茂祥
  • 6篇朱炯
  • 5篇梁华国
  • 4篇刘小红
  • 2篇黄正峰
  • 2篇张姚
  • 1篇欧阳一鸣
  • 1篇郑旭光
  • 1篇程龙
  • 1篇丁力
  • 1篇范磊

传媒

  • 2篇计算机辅助设...
  • 1篇合肥工业大学...
  • 1篇应用科学学报
  • 1篇电子测量与仪...
  • 1篇微电子学

年份

  • 1篇2018
  • 3篇2017
  • 2篇2016
6 条 记 录,以下是 1-6
排序方式:
基于输入向量控制和传输门插入的电路NBTI老化缓解
2018年
针对现有方案通过输入向量控制(input vector control,IVC)结合门替换(gate replacement,GR)技术缓解负偏置温度不稳定性(negative bias temperature instability,NBTI)引起的电路老化,存在GR应用可能破坏IVC抗老化效果的问题,文章提出了一种基于IVC和传输门(transmission gate,TG)插入的抗NBTI老化方案。将目标电路切分为多个逻辑锥子电路,然后对各子电路进行动态回溯得到其最优输入控制向量,在恢复各子电路的连接时,通过插入TG消除连线位置出现的逻辑冲突,最后得到由子电路合并后的目标电路的最优输入控制向量。采用相同条件的实验结果表明,与现有方案相比,本文方案提高了电路平均时延退化改善率超过1倍,且面积开销和电路固有时延也明显降低,更好地缓解了电路老化效应。
胡林聪易茂祥丁力朱炯刘小红梁华国
缓解电路NBTI效应的改进门替换技术被引量:5
2016年
纳米工艺水平下,负偏置温度不稳定性(negative bias temperature instability,NBTI)成为影响集成电路可靠性的关键性因素。NBTI效应会导致晶体管阈值电压增加,老化加剧,最终导致电路时序违规。为了缓解电路的NBTI效应,引入考虑门的时延关键性的权值识别关键门,通过比较关键门的不同扇入门替换后的时延增量,得到引入额外时延相对较小的双输入的需要替换的门,最后进行门替换。对基于45 nm晶体管工艺的ISCAS85基准电路实验结果显示,在电路时序余量为5%时,应用本文改进的门替换方法电路时延改善率为41.23%,而面积增加率和门替换率分别为3.17%和8.99%,明显优于传统门替换方法。
朱炯易茂祥张姚胡林聪刘小红程龙黄正峰
考虑输入占空比和随机性的M-IVC缓解电路老化被引量:1
2017年
针对现有多输入向量控制(M-IVC)缓解负偏置温度不稳定性(NBTI)引起的电路老化的方法仅考虑到输入信号占空比约束的问题,提出一种同时优化输入信号占空比和随机性的M-IVC方法.首先采用遗传算法求解出电路的最优输入占空比;然后在最优占空比约束下产生具有随机性的各输入信号波形;最后构成多输入控制向量,依次应用到待机模式下电路的输入.采用相同的晶体管工艺模型和ISCAS85基准电路的实验结果表明,与现有M-IVC方法相比,文中方法能更好地缓解电路NBTI老化;可降低电路平均老化时延增量,分别达到45.9%和32.7%;而且随着电路待机时间的增加,该方法的抗老化效果变得越好.
易茂祥刘小红吴清焐朱炯胡林聪梁华国
关键词:随机性
协同输入向量控制与门替换技术缓解电路NBTI老化被引量:1
2016年
针对现有选取方法直接以输入向量控制(IVC)产生电路最小时延为目标,不能有效地发挥门替换(GR)技术优势的问题,提出一种输入控制向量选取方法,用于协同IVC和GR技术缓解电路负偏置温度不稳定性(NBTI)老化的方案.首先以IVC可控制关键门输入引脚为逻辑1的数量最大为目标,从备选向量集中选取最优输入控制向量,用于电路的输入控制;然后对不能通过最优输入控制向量控制为逻辑1的关键门输入引脚,分析其GR可防护性,对GR可防护的输入引脚的驱动门实施门替换.实验结果表明,与现有选取方法相比,文中方案可平均提高电路时延退化改善率7.56%,相对提升达到32.64%,同时,需要付出的附加面积开销和附加固有时延开销还略有降低.
易茂祥朱炯张桂茂黄正峰欧阳一鸣梁华国
电路抗老化设计中基于门优先的关键门定位方法被引量:2
2017年
随着CMOS工艺尺寸不断缩小,尤其在65nm及以下的CMOS工艺中,负偏置温度不稳定性(NBTI)已经成为影响CMOS器件可靠性的关键因素。提出了一种基于门优先的关键门定位方法,它基于NBTI的静态时序分析框架,以电路中老化严重的路径集合内的逻辑门为优先,同时考虑了门与路径间的相关性,以共同定位关键门。在45nm CMOS工艺下对ISCAS基准电路进行实验,结果表明:与同类方法比较,在相同实验环境的条件下,该方法不仅定位关键门的数量更少,而且对关键路径的时延改善率更高,有效地减少了设计开销。
范磊梁华国易茂祥朱炯郑旭光
关键词:抗老化静态时序分析
应用基于双权值的门替换方法缓解电路老化被引量:1
2017年
在纳米工艺水平下,负偏置温度不稳定性(negative bias temperature instability,NBTI)成为影响集成电路可靠性的关键性因素.NBTI效应导致晶体管阈值电压增加,老化加剧,最终使电路时序违规.为了缓解电路的NBTI效应,定义了时延关键性权值和拓扑结构关键性权值.使用该双权值识别的关键门更加精确,并且考虑到了关键门的扇入门为非门的情况,即将非门视为单输入与非门,并将其替换为双输入与非门,从而能更加全面地防护关键门.应用基于双权值的门替换方法对基于45 nm晶体管工艺的ISCAS85基准电路实验结果显示:当电路时序余量为5%时,不考虑非门替换时电路的时延改善率为38.29%,考虑非门替换时电路的时延改善率为60.66%.
朱炯易茂祥张姚胡林聪刘小红梁华国
共1页<1>
聚类工具0