您的位置: 专家智库 > >

钟燕清

作品数:2 被引量:9H指数:2
供职机构:北京师范大学信息科学与技术学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇时延
  • 1篇网络
  • 1篇无线传感
  • 1篇无线传感器
  • 1篇无线传感器网
  • 1篇无线传感器网...
  • 1篇滤波器
  • 1篇接收机前端
  • 1篇晶体管
  • 1篇感器
  • 1篇VLSI
  • 1篇FPGA
  • 1篇传感
  • 1篇传感器
  • 1篇传感器网
  • 1篇传感器网络

机构

  • 2篇北京师范大学

作者

  • 2篇钟燕清
  • 1篇骆祖莹
  • 1篇王建明
  • 1篇赵丽

传媒

  • 1篇计算机辅助设...
  • 1篇传感技术学报

年份

  • 1篇2009
  • 1篇2006
2 条 记 录,以下是 1-2
排序方式:
一种无线传感器网络接收机前端滤波器设计与实现被引量:4
2009年
从降低成本、提高精度的角度出发,提出了采用优化转置结构和优化CSD系数表示法相结合的无线传感器网络数字前端FIR滤波器设计方法,并在Xilinx VirtexII 2000系列FPGA上进行了仿真,取得了较好的结果。文章中介绍的优化CSD系数表示法,不仅可用于无线传感器网络接收机滤波器的实现,还可以用于其它固定系数的滤波器实现,具有理论研究和实践推广价值。
钟燕清赵丽王建明
关键词:无线传感器网络FPGA
VLSI晶体管级时延模拟方法被引量:5
2006年
提出了一种新的晶体管级时延模拟方法,为了保证模拟的精度,综合考虑了存在于短沟道晶体管中的短路电流、输入/输出耦合电容和载流子速度饱和等效应对MOSFET晶体管沟道电流的影响,针对经典的ALPHA沟道电流分析模型(Alpha-Power-Law)进行了改良,以达到精确计算沟道电流的目的·该方法通过改良的节点分析方程(MNA)计算逻辑门的输出波形,以获得逻辑门的时间延迟和跳变时间·所开发的晶体管级时延模拟器性能优越,当逻辑门中某一晶体管的一个参数(如沟道长度、宽度或阈值电压VT0)改变后,模拟器可以快速地计算出新的逻辑门输出波形·基于BSIM370nm工艺模型,采用HSPICE软件的模拟结果来验证该方法的效率与精确性·实验结果表明:该方法模拟效率高,模拟一个逻辑门平均仅需1·0ms;模拟精度高,在所有测试电路时延模拟结果中,最大误差仅为5·04%,平均误差为2·68%·
骆祖莹钟燕清
关键词:VLSI
共1页<1>
聚类工具0