您的位置: 专家智库 > >

赵倩

作品数:2 被引量:2H指数:1
供职机构:教育部更多>>
发文基金:天津市科技创新专项资金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 1篇电路
  • 1篇端接
  • 1篇信号
  • 1篇信号完整性
  • 1篇特性分析
  • 1篇图形绘制
  • 1篇组件
  • 1篇混合编程
  • 1篇高速电路
  • 1篇编程
  • 1篇VC++调用
  • 1篇COM
  • 1篇COM组件
  • 1篇MFC

机构

  • 2篇天津理工大学
  • 1篇教育部

作者

  • 2篇赵倩
  • 1篇王新闯
  • 1篇刘柳
  • 1篇王洪鹏

传媒

  • 2篇天津理工大学...

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
基于VC++调用COM组件探讨图形绘制软件的开发
2011年
针对目前图形绘制过程中因处理大量的矩阵运算和海量的数据导致的实时性不高、显示效果不佳的不足,研究了一种基于COM的混合编程算法.本文首先从理论上分析了传统编程的缺点,然后分析了混合编程中各种编程方法的的优点,以实时动态显示采集到的信号为例,通过实验表明,采用混合编程不仅可以减少程序复杂度和时间复杂度,比传统GD I方法在执行速率上提高了约25%~30.65%,而且能取得更好的图形显示效果.
王洪鹏刘柳赵倩王新闯
关键词:混合编程MFCCOM
高速时钟线的反射特性分析被引量:2
2011年
随着系统时钟频率的不断提升,时钟线的反射问题已成为高速电路时钟设计中必须考虑的问题之一.本文基于高速数据采集系统的差分时钟线,分析了各种端接方式对反射噪声的抑制能力.仿真及实测结果表明采用终端下拉方式,可使时钟线上的反射噪声控制在最佳5%信号幅值的系统容限设计要求以内,与其他端接方式相比更有效地抑制了本系统差分时钟线上的反射噪声,保证了时钟系统的信号完整性.
赵倩
关键词:高速电路信号完整性端接
共1页<1>
聚类工具0