您的位置: 专家智库 > >

周少骞

作品数:4 被引量:7H指数:1
供职机构:上海航天测控通信研究所更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇专利
  • 1篇期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇电路
  • 2篇单粒子
  • 2篇单粒子翻转
  • 2篇失效率
  • 2篇芯片
  • 2篇FLASH芯...
  • 2篇FPGA配置
  • 1篇递推
  • 1篇递推公式
  • 1篇信号
  • 1篇信号噪声
  • 1篇硬件描述语言
  • 1篇噪声
  • 1篇通信
  • 1篇最小解
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇链接
  • 1篇解码
  • 1篇解码器

机构

  • 4篇上海航天测控...

作者

  • 4篇周少骞
  • 2篇李洪星
  • 2篇姚崇斌
  • 2篇向前
  • 1篇朱克勤
  • 1篇周希侠

传媒

  • 1篇上海航天

年份

  • 1篇2024
  • 1篇2023
  • 1篇2021
  • 1篇2004
4 条 记 录,以下是 1-4
排序方式:
一种高速卷积编解码器的FPGA实现被引量:7
2004年
在现场可编程逻辑器件(FPGA)的基础上,采用模块化设计,将超高速集成电路硬件描述语言(VHDL)和原理图混合输入,设计了一种可实现数据高速传输的卷积编码器和维特比译码器。在编码器和译码器中采用(7,3/4)增信删余方式以提高编译码效率。设计的维特比译码器速率可达100Mb/s。
周希侠朱克勤周少骞
关键词:现场可编程逻辑器件超高速集成电路硬件描述语言卷积编码
FPGA配置FLASH芯片抗单粒子翻转电路及方法
本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配...
周少骞罗小成姚崇斌秦芳李洪星向前
一种基于VDES系统的通信接入方法及系统
本发明涉及通信接入技术领域,提供了一种基于VDES系统的通信接入方法,包括:P1:接收端对发射端发射的信令链接编号LinkID的信号噪声干扰比SINR值进行检测,判断信号噪声干扰比SINR值是否满足预设通信条件;P2:控...
钱玉璧王剑李俊成周少骞丁港辉
FPGA配置FLASH芯片抗单粒子翻转电路及方法
本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配...
周少骞罗小成姚崇斌秦芳李洪星向前
文献传递
共1页<1>
聚类工具0