谢智勇
- 作品数:3 被引量:4H指数:1
- 供职机构:华东计算技术研究所更多>>
- 相关领域:自动化与计算机技术更多>>
- 串行RapidIO验证模型被引量:4
- 2008年
- 片上系统设计中大量使用IP核,其验证是整个系统设计的关键。串行RapidIO(SRIO)定义了器件间的全双工串行链路,物理上每个方向使用单向差分信号,因此SRIO核的验证存在一定的难度。该文基于PCI-RapidIO桥的设计与实现,建立了SRIO的验证模型,包括功能仿真模型、硬件验证模型和互操作性验证模型,为SRIO核的验证提供了思路,并建立了SRIO的仿真环境平台和FPGA硬件验证平台。
- 谢智勇罗明蒋俊
- 关键词:RAPIDIO
- 串行RapidIO验证模型
- 片上系统设计中大量使用IP核,其验证是整个系统设计的关键.串行RapidIO(SRIO)定义了器件间的全双工串行链路,物理上每个方向使用单向差分信号,因此SRIO核的验证存在一定的难度.该文基于PCI-RapidIO桥的...
- 谢智勇罗明蒋俊
- 文献传递
- 基于FPGA技术实现可重构互连网络的方法
- 一种采用FPGA实现可重构互连网络的方法,属于计算机技术领域,旨在让高性能计算机中高速互连网络提供能实现可重构。方法采用FPGA芯片并结合静态配置电路与远程动态配置电路的设计,完成重构互连网络电路,并为集中式交换与分布式...
- 谢智勇谢光伟
- 文献传递