戴宏宇
- 作品数:8 被引量:28H指数:3
- 供职机构:清华大学信息科学技术学院微电子学研究所更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 能量回收电路的功耗优化方法被引量:3
- 2002年
- 能量回收电路的非绝热损失正比于 CLΔ V2 ,文中提出了两种方法降低 CL 和 ΔV因子 .HEERL(high efficientenergy recovery logic)电路利用自举效应减小了回收节点的残留电压 ΔV,IERL(improved energy recovery logic)电路增加了回收的通路 ,在控制回收通路的小电容节点产生了 CAΔV2的非绝热损失 ,从而使大电容输出节点电荷被充分回收 ,降低了电路的整体功耗 .降低非绝热损失两个因子 CL 和 ΔV的能量回收电路与其它能量回收电路相比 ,电路面积增加很小 (2个 NMOS管 ) ,而功耗可降低 5 0 %以上 .
- 戴宏宇张盛周润德
- 关键词:功耗优化能量回收CMOS电路
- 部分绝热的能量回收电路与系统设计研究
- 传统的CMOS数字电路低功耗设计技术不能突破电路节点每次状态翻转所消耗的能量瓶颈CVdd2。能量回收电路在原理上采用了更为优化的对节点电容充电和放电方式,从根本上降低了大量节点同时翻转消耗的功耗与产生的热量。因此研究和改...
- 戴宏宇
- 关键词:能量回收低功耗功耗优化数字电路
- 能量回收的数据通道设计
- 2003年
- 基于绝热计算原理的能量回收电路是克服数字电路功耗CV2壁垒的有效途径,非绝热损失是能量回收电路的主要功耗来源,该文提出的IERL(ImprovedEnergyRecoveryLogic)电路以小电容节点的非绝热操作使大电容输出节点通过CMOS支路进行充电和回收,减少了输出节点的非绝热损失。采用IERL结构设计的反相器链和全加器电路经过了HSPICE验证,说明IERL电路能够实现复杂的逻辑运算和多级流水线操作,同时将电路的功耗与CMOS电路、PAL电路进行了比较,在10MHz和100MHz频率下,其功耗损失仅为CMOS电路和PAL电路功耗的35%和45%。
- 戴宏宇周润德
- 关键词:大规模集成电路低功耗设计数据通道电路设计
- 钟控准静态能量回收逻辑电路被引量:3
- 2003年
- 钟控准静态能量回收逻辑 (clocked quasi- static energy recovery logic,CQSERL)只在输入信号导致输出状态发生变化的情况下才对电路节点充电 (或者回收 ) ,不需要在每个功率时钟周期循环充电和回收操作 ;CQSERL是单端输入输出逻辑 ,减小了电路实现代价 .设计了 4位 QSERL 串行进位加法器 (RCA)电路 ,和相应的 CMOS电路进行了功耗比较 .功率时钟为 10 MHz时 ,CQSERL 电路功耗是对应 CMOS电路的 35 % .流片实现了一个简单结构的正弦功率时钟产生电路 。
- 戴宏宇周润德
- 关键词:逻辑电路准静态能量回收低功耗CMOS电路集成电路
- 用模拟退火算法实现集成电路热布局优化被引量:16
- 2003年
- 介绍了一种综合考虑集成电路电学性能指标以及热效应影响的布局优化方法 .在保证传统设计目标 (如芯片面积、连线长度、延迟等 )不被恶化的基础上 ,通过降低或消除芯片上的热点来优化集成电路芯片的温度分布情况 ,进而优化整个电路性能 .并将改进的模拟退火算法应用于集成电路的热布局优化 ,模拟结果表明该方法与传统布局方法相比在保持了较好的延迟与连线长度等设计目标的同时 。
- 王乃龙戴宏宇周润德
- 关键词:退火算法集成电路电热耦合
- 流水线阵列乘法器的功耗分析和优化被引量:3
- 2004年
- 针对流水线结构阵列乘法器,分别采用寄存器翻转统计和门级翻转率统计的方法进行了功耗分析,创新地提出了一种通过增加判断逻辑进行数据预分流以实现功耗优化的方法。实验结果证明,这种优化方法能够带来明显的功耗节省。类似方法也可普遍用于逻辑行为对称但实现结构不对称的数据通路单元的低功耗设计实现中。
- 张盛戴宏宇周润德
- 关键词:乘法器功耗分析低功耗电路数据通路功率优化
- 用于能量回收逻辑的正弦功率时钟电路被引量:1
- 2004年
- 分析了功率时钟对电容负载充电与回收的物理过程,研究了正弦功率时钟产生电路的基本结构,考虑了功率时钟的频率与相位的稳定性。在此基础上,提出了稳定功率时钟频率与相位的功率时钟产生电路,即接入外部参考时钟,使振荡电路与参考时钟同步。用0.8μmDPDMCMOS工艺实现了一个简化的两相正弦功率时钟产生电路,通过物理测试,验证了电路的工作原理。
- 戴宏宇周润德
- 关键词:能量回收低功耗CMOS逻辑电路
- 一种改进的能量回收逻辑电路被引量:3
- 2003年
- 文章分析了能量回收电路的功耗组成,指出非绝热损失是能量回收电路的主要功耗能量来源,提出了一种改进的能量回收逻辑电路IERL。IERL电路增加了额外的回收路径,能够显著降低电路的非绝热损失,HSPICE模拟结果表明,IERL电路具有很好的低功耗性能。同时,给出了IERL电路的复杂逻辑门设计与级联方式,用0.8μmDPDM工艺实现了2位IERL全加器电路和两相正弦功率时钟电路。
- 戴宏宇周润德
- 关键词:低功耗能量回收CMOS电路