2025年11月19日
星期三
|
欢迎来到三亚市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
刘强
作品数:
1
被引量:1
H指数:1
供职机构:
重庆大学通信工程学院
更多>>
相关领域:
电子电信
更多>>
合作作者
鲁俊成
重庆大学通信工程学院
刘晓明
重庆大学通信工程学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
低密度奇偶校...
1篇
低密度奇偶校...
1篇
置信传播算法
1篇
奇偶校验
1篇
奇偶校验码
1篇
校验码
1篇
逻辑器件
1篇
可编程逻辑
1篇
可编程逻辑器...
1篇
基于FPGA
1篇
编程
1篇
LDPC
机构
1篇
重庆大学
作者
1篇
刘晓明
1篇
刘强
1篇
鲁俊成
传媒
1篇
计算机科学
年份
1篇
2004
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
基于FPGA的一类低密度奇偶校验码的实现
被引量:1
2004年
本设计用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验 LDPC(Low Density Parity Check)码。本文所提到的 LDPC 码是采用并行编码和部分并行译码结构。同时本文采用的是一种系统码结构,这种码的最主要的优点就是它的生成矩阵能够很容易地从奇偶校验矩阵的一定变换而得到,这样,应用 FPGA 实现译码器的同时,能够简单有效地实现对应的编码器。该设计是针对分组块长为345比特,码率为4/5,采用了6位量化方案。本文用现场可编程门降列(FPGA)实现了 LDPC 码的编码,译码电路,并且通过 QUARTUS 仿真测试以及下载到实验板 ATERA 芯片的调试,表现出好的纠错性能。
刘晓明
刘强
鲁俊成
关键词:
可编程逻辑器件
低密度奇偶校验
LDPC
置信传播算法
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张