霍文捷
- 作品数:16 被引量:24H指数:2
- 供职机构:华中科技大学更多>>
- 发文基金:教育部“新世纪优秀人才支持计划”国家自然科学基金湖北省自然科学基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 高吞吐率XTS-AES加密算法的硬件实现被引量:2
- 2011年
- 基于XTS-AES算法提出了一种具有并行全流水结构的硬件实现方法.设计通过展开数据通路的方式,提高了吞吐率;同时还通过采用内部流水线结构优化关键路径的方式,提高了电路的时钟频率和整体工作性能.在UMC 90 nm CMOS工艺条件下,所设计的XTS-AES模块的吞吐率比目前已知XTS-AES的最高吞吐率提高了52.28%.分析结果表明,该硬件模块完全满足现阶段高速加密存储的需要.
- 李子磊刘政林霍文捷邹雪城
- 一种闪存接口控制方法及装置
- 本发明公开了一种闪存接口控制方法,所述方法包括:控制器接收用户请求并译码,判断用户请求的操作类型;继而,从微代码存储器中进行取指操作,将操作类型对应的微代码序列从微代码存储器中逐一取出并与寄存器组中的操作数相链接,得到完...
- 霍文捷刘政林刘柏均
- 文献传递
- 一种适用于嵌入式处理器的数据完整性验证方法
- 本发明公开了一种适用于嵌入式处理器的数据完整性验证方法,它包括多粒度散列计算方法,地址转换方法以及散列节点访问控制方法。多粒度散列计算方法用于产生多粒度Merkle树,该树缓存在散列cache中,同时在树的节点缺失时,此...
- 刘政林霍文捷陈天山郭超
- 文献传递
- 安全加密微处理器结构与设计被引量:2
- 2010年
- 提出的安全加密嵌入式处理器集成了RSA,AES,DES/3DES和SHA硬件加密引擎,提供程序、数据与总线加密机制以及系统级加密支持,可适用于各种不同安全等级需求的嵌入式系统.在设计中采用多种优化算法以在成本、性能与安全性之间取得良好平衡,最终采用华虹NEC0.25μm工艺实现ASIC流片,样片测试结果表明设计正确.
- 刘政林龚明杨刘政霍文捷
- 关键词:超大规模集成电路微处理器加密嵌入式系统
- 小面积RSA加密引擎的硬件实现
- 2010年
- RSA非对称密钥算法因其算法的复杂性,硬件实现开销一直较大.针对该问题,提出采用256位数据宽度处理的方式代替传统的1024位数据宽度处理,通过折叠数据通道,精简电路结构,并使用片内静态随机存储器(SRAM)减小实现面积,实现了应用于资源受限环境下的小面积RSA硬件加密引擎.采用华虹NEC0.25μm工艺实现该电路,整个设计规模约为24k等效门,最大工作频率为100MHz,相比于实用芯片西门子SLE66CX160S,本实现的面积缩小了55.63%.
- 刘政林郭文平霍文捷邹雪城
- 关键词:超大规模集成电路RSA算法模乘模幂
- 一种闪存器件的软信息提取方法
- 本发明公开了一种闪存器件的软信息提取方法,包括离线训练与在线运行两部分,在离线状态下,对目标闪存器件进行先验性实验,实验测试内容包括对闪存器件内部物理块的存储单元进行大量重复的擦除、写入以及读出操作,从而记录闪存器件在其...
- 霍文捷刘政林李妙心张文卿
- 嵌入式系统抗缓冲区溢出攻击的硬件防御机制研究被引量:3
- 2011年
- 嵌入式系统设计时由于成本和功耗等方面的考虑而较少重视安全性,而一般采用的软件防御方式无法满足嵌入式系统在实时性和可靠性上的要求,缓冲区溢出作为最常见的软件安全漏洞对嵌入式系统安全构成严重威胁.文中构建了一种基于细粒度指令流监控(FIFM)的硬件防御机制,通过虚拟执行单元虚拟执行程序,在攻击发生之前检测攻击行为.实验结果表明FIFM能很好的防御典型的缓冲区溢出攻击,而且FIFM不需要修改程序,不破坏流水线完整性,对系统的性能影响小,本文的防护机制可以应用于其他嵌入式系统设计中以动态防御缓冲区溢出攻击.
- 万毓西刘政林霍文捷邹雪城
- 关键词:缓冲区溢出攻击
- 适用于WSN节点芯片的SHA-1硬件实现被引量:1
- 2009年
- 针对无线传感器网络节点芯片的小面积、低功耗要求,基于SHA-1算法提出了一种具有全折叠结构的硬件实现方法.通过折叠数据通路的方式,降低了面积开销;同时还通过采用进位跳跃加法器(CSKA)优化关键路径的方式,提高了电路的整体工作性能.在SMIC 0.35μm CMOS工艺条件下,设计的SHA-1模块其实现面积比目前已知最小的SHA-1实现方法减小了20.22%,功耗降低了15.96%,而电路的工作频率则提高了33.74%.分析结果表明,该硬件模块完全适用于无线传感器网络节点芯片的应用环境.
- 霍文捷刘政林韩煜邹雪城
- 关键词:无线传感器网络安全散列算法折叠结构
- 基于SHA-1引擎的嵌入式安全协处理器设计被引量:1
- 2011年
- 针对嵌入式系统中广泛存在的安全威胁以及嵌入式系统空间有限、资源宝贵等特点,在分析纯软件保护方法的缺点基础上,采用安全协处理器的方法保护嵌入式系统中软件的安全,提出了基于SHA-1引擎的嵌入式安全协处理器结构,并对其中关键运算模块进行小面积、低功耗优化,在华虹NEC 0.35μm工艺库下综合等效门数为1.637×104门,功耗为0.582 mW,测试结果表明该安全协处理器能够满足嵌入式系统安全保护要求.
- 刘政林郭超霍文捷
- 关键词:嵌入式系统安全协处理器安全散列算法
- 一种适用于嵌入式处理器的数据完整性验证方法
- 本发明公开了一种适用于嵌入式处理器的数据完整性验证方法,它包括多粒度散列计算方法,地址转换方法以及散列节点访问控制方法。多粒度散列计算方法用于产生多粒度Merkle树,该树缓存在散列cache中,同时在树的节点缺失时,此...
- 刘政林霍文捷陈天山郭超