您的位置: 专家智库 > >

章华江

作品数:3 被引量:2H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇SRD
  • 1篇收发
  • 1篇收发器
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环设计
  • 1篇频率综合器
  • 1篇自校准
  • 1篇自校准技术
  • 1篇综合器
  • 1篇校准
  • 1篇校准技术
  • 1篇发送
  • 1篇发送机
  • 1篇分频
  • 1篇分数分频
  • 1篇OOK
  • 1篇SIGMA-...
  • 1篇AFC
  • 1篇APPLIC...

机构

  • 3篇复旦大学

作者

  • 3篇章华江
  • 2篇洪志良
  • 1篇胡康敏
  • 1篇赵冯

传媒

  • 1篇Journa...
  • 1篇固体电子学研...

年份

  • 1篇2009
  • 2篇2008
3 条 记 录,以下是 1-3
排序方式:
用于434/868MHz FSK/OOK CMOS发射机的锁相环设计
2009年
一种可输出434/868MHz信号的Σ-Δ分数分频锁相环在0.35μmCMOS工艺中集成。该发射机系统采用直接调制锁相环分频比的方式实现FSK调制,OOK的调制则通过功率预放大器的开-关实现。为了降低芯片的成本和功耗,发射机采用了电流数字可控的压控振荡器(VCO),以及片上双端-单端转换电路,并对分频器的功耗设计进行研究。经测试表明,锁相环在868MHz载波频偏为10kHz、100kHz和3MHz处的相位噪声分别为-75dBc/Hz、-104dBc/Hz和-131dBc/Hz,其中的VCO在100kHz频偏处的相位噪声为-108dBc/Hz。在发送模式时,100kHz相邻信道上的功率与载波功率之比小于-50dB。在直流电压2.5V的工作条件下,锁相环的电流为12.5mA,包括功率预放大器和锁相环在内的发送机总面积为2mm2。
赵冯章华江洪志良
关键词:发送机锁相环
A Σ-Δ Fractional-N PLL Frequency Synthesizer with AFC for SRD Applications被引量:2
2008年
A fractional-N frequency synthesizer for 433/868MHz SRD applications is implemented in a 0.3μm CMOS process. A wide-band VCO and an AFC are used to cover the desired bands. A 3bit third order sigma-delta modulator is adopted to reduce the out-band phase noise. The measurements show a VCO tuning range from 1.31 to 1.88GHz with AFC working correctly,an out-band phase noise of -139dBc/Hz at 3MHz offset frequency, and a fractional spur of less than - 60dBc. The chip area is 1.5mm × 1.2mm and the total current dissipation including LO buffers is 19mA from a single 3.0V supply voltage.
章华江胡康敏洪志良
关键词:SIGMA-DELTA
应用于短距离器件的带频率自校准分数分频频率综合器的研究与设计
短距离无线通信技术与其他无线通信技术相比由于通信距离短而具有较低的功耗,此外短距离无线通信技术一般采用无需许可的工业、科学和医疗(IndustryScienceMedical,ISM)频段,因而被广泛使用。短距离器件(S...
章华江
关键词:分数分频频率综合器
文献传递
共1页<1>
聚类工具0